Pretende-se desenvolver e implementar um sistema de captura de imagem, processamento da imagem e reencaminhamento através de um protocolo IP. A própria câmara será um servidor WEB, ligada à rede através de um cabo Ethernet.
Serão desenvolvidas duas áreas: hardware e software. A parte de hardware vai-se focar no desenvolvimento da lógica de processamento de captura de imagem, alocação na memória e transmissão de dados, tudo numa plataforma FPGA. A parte do software compreende a criação de um servidor WEB incorporado na câmara.
A primeira fase do projecto será desenvolvida no KIT de desenvolvimento da Altera - DE2.
Bibliografia:
[1] Hamblen, James O. Rapid Prototyping of Digital Systems. Georgia Institute of Technology: Springer, 2008;
[2] Altera DE2 Board Resources, 2009, ;
[3] Nios II uClinux with additional hardware, 2009, ;
[4] uClinux, 2009, ;
[5] Lutz, Philipp. Devicedrivers and Testapplication for a SOPC solution with Nios II softcore processor and ?Clinux. University of Applied Sciences: Augsburg, 2008;
[6] Altera Home Page, 2009, ;
[7] NiosWiki, 2009, ;
Estudo da placa de desenvolvimento ALTERA DE2;
Desenvolvimento de código em HDL através do programa Quartus II;
Criação de um System-On-Chip com o processador NIOS II em HDL
Exibir em tempo real no LCD touchscreen, a imagem captada pelo sensor CMOS de 5Mpixels;
Implementação do uClinux no System-on-Chip com o processador NIOS II (1/Dez até 31/Mar);
Implementação de um servidor Web a funcionar no System-on-Chip desenvolvido com base no sistema operativo uClinux;
Criação de IP Core controlador do sensor CMOS;
Criação de IP Core controlador do LCD 4,3´+ Touchscreen;
Criação de imagem do kernel do uClinux com todos os drivers a funcionar;
Criação de System-on-Chip final com os requisitos mínimos do sistema;